Skillnad mellan Verilog och VHDL Skillnaden mellan

Anonim

Verilog vs. VHDL

Verilog och VHDL är maskinvarubeskrivningsspråk som används för att skriva program för elektroniska marker. Dessa språk används i elektroniska enheter som inte delar en dators grundläggande arkitektur. VHDL är den äldre av de två, och bygger på Ada och Pascal, vilket därigenom ärverger egenskaper från båda språk. Verilog är relativt ny, och följer kodningsmetoderna för C-programmeringsspråket.

VHDL är ett starkt skrivet språk, och skript som inte är starkt skrivna kan inte kompilera. Ett starkt skrivet språk som VHDL tillåter inte blandning eller drift av variabler med olika klasser. Verilog använder svag typing, vilket är motsatsen till ett starkt skrivet språk. En annan skillnad är fallets känslighet. Verilog är skiftlägeskänslig och skulle inte känna igen en variabel om det använda fallet inte överensstämmer med vad det tidigare var. Å andra sidan är VHDL inte skiftlägeskänslig, och användarna kan fritt ändra saken, så länge som tecknen i namnet och ordern blir desamma.

Generellt är Verilog lättare att lära sig än VHDL. Detta beror delvis på populariteten hos C-programmeringsspråket, vilket gör de flesta programmerare bekanta med de konventioner som används i Verilog. VHDL är lite svårare att lära och programmera.

VHDL har fördelen att ha mycket fler konstruktioner som hjälper till på hög nivå modellering, och det speglar den faktiska driften av enheten som programmeras. Komplexa datatyper och paket är mycket önskvärda när man programmerar stora och komplexa system, som kan ha många funktionella delar. Verilog har inget koncept av paket, och all programmering måste göras med de enkla datatyper som tillhandahålls av programmeraren.

Slutligen saknar Verilog bibliotekshanteringen av mjukvaruprogrammeringsspråk. Detta innebär att Verilog inte tillåter programmerare att sätta nödvändiga moduler i separata filer som kallas under sammanställningen. Stora projekt på Verilog kan hamna i en stor och svår att spåra, fil.

Sammanfattning:

1. Verilog är baserat på C, medan VHDL är baserat på Pascal och Ada.

2. Till skillnad från Verilog är VHDL starkt skrivet.

3. Till skillnad från VHDL är Verilog skiftlägeskänslig.

4. Verilog är lättare att lära sig jämfört med VHDL.

5. Verilog har mycket enkla datatyper, medan VHDL tillåter användare att skapa mer komplexa datatyper.

6. Verilog saknar bibliotekshanteringen, som för VHDL.